<rt id="m4md3"></rt>
  • <bdo id="m4md3"><meter id="m4md3"></meter></bdo>
  • <label id="m4md3"></label>
      <center id="m4md3"><optgroup id="m4md3"></optgroup></center>
      產(chǎn)品分類

      當(dāng)前位置: 首頁 > 人物訪談

      Mentor推出算法合成工具,快速產(chǎn)生ASIC/FPGA硬件

      發(fā)布日期:2022-07-15 點(diǎn)擊率:28

      le="display: block;">

      Mentor Graphics于最近正式推出Catapult C Synthesis,據(jù)稱是目前唯一能利用非定時的純C++語言(untimed C++)來產(chǎn)生高品質(zhì)寄存器傳輸級(RTL)描述的算法綜合工具,速度最快可達(dá)到傳統(tǒng)人工方式的20倍。

      Mentor Graphics表示,有了Catapult C Synthesis,硬件設(shè)計師就能大幅減少RTL的實(shí)現(xiàn)時間,改善設(shè)計流程的可靠性,同時將硬件縮小。Catapult C Synthesis用來幫助設(shè)計師開發(fā)下一代、運(yùn)算密集型應(yīng)用的ASIC和FPGA,例如無線通訊、衛(wèi)星通訊和視訊影像處理。

      通過聯(lián)合系統(tǒng)級設(shè)計和硬件設(shè)計,Catapult C Synthesis工具結(jié)合Mentor Graphics的ModelSim仿真器,可為以C語言為基礎(chǔ)的設(shè)計流程搭建基本架構(gòu)。

      Mentor Graphics設(shè)計創(chuàng)建和綜合部門總經(jīng)理Simon Bloch表示,Mentor與專門設(shè)計極其復(fù)雜器件的重要電子廠商密切合作,共同開發(fā)和證實(shí)Catapult C Synthesis工具的優(yōu)點(diǎn)。根據(jù)超過10個流片的結(jié)果顯示,這些公司生產(chǎn)出可靠硬件,其尺寸最多減少一半,而且所需時間大幅縮短。

      據(jù)介紹,人工產(chǎn)生RTL的做法已無法應(yīng)付今日的復(fù)雜及高性能設(shè)計,原因在于產(chǎn)生和驗證RTL電路描述的所需時間,以及原始系統(tǒng)級規(guī)格轉(zhuǎn)譯過程所可能引入的各種各樣的錯誤。另外,由于人工方法需要耗費(fèi)大量時間,設(shè)計人員無法嘗試所有可能的微架構(gòu)和接口設(shè)計,因此只能得到面積和速度次佳的設(shè)計;這表明,第一代的行為的和偽定時的(pseudo-timed)方法已無法滿足工程師對于快速、高品質(zhì)設(shè)計的要求。

      藉由提高抽象級別,并利用通常由系統(tǒng)設(shè)計人員產(chǎn)生的相同的非定時的C++原始程序,硬件設(shè)計人員現(xiàn)在能自動產(chǎn)生一條精確的、可重復(fù)性的途徑把C語言模型轉(zhuǎn)變成硬件,且速度遠(yuǎn)快于傳統(tǒng)的人工方法。設(shè)計人員只需一套源程序就能產(chǎn)生無錯誤的流程,它們不但可靠、可重復(fù)執(zhí)行和可重復(fù)使用,還能產(chǎn)生專門支持RTL綜合工具及廠商工藝的RTL描述。

      Catapult C Synthesis可以對核心算法及接口都是非定時的C++源程序進(jìn)行綜合,據(jù)稱也是目前唯一具備這項能力的工具,這讓設(shè)計人員得以針對各種微架構(gòu)和接口設(shè)計執(zhí)行詳細(xì)的what-if 分析,進(jìn)而產(chǎn)生完全最佳化的硬件設(shè)計。此工具產(chǎn)生RTL,用標(biāo)準(zhǔn)的RTL綜合產(chǎn)品可將此RTL綜合成邏輯門,例如用于ASIC的Design Compiler以及支持FPGA的Precision RTL。

      愛立信移動平臺項目總裁,EDA及設(shè)計方法協(xié)調(diào)人Peter Nord表示,他們能將邏輯門數(shù)目減少31%,由于這與硅芯片面積及功耗緊密相關(guān),因此結(jié)論不言自明。

      接口綜合與建庫技術(shù)造成重大區(qū)別

      Mentor Graphics介紹說,其它高級綜合方法是把非定時的C++算法包裝至定時的界面,得到一個偽定時的源碼,硬件接口被固定編碼,不能再改動。Catapult C Synthesis采用正在申請專利的綜合技術(shù),它能讓非定時的C++源代碼完全與硬件接口無關(guān)。利用這種技術(shù),設(shè)計人員可以快速分析各種性能來取舍,例如應(yīng)該采用單口存儲器還是雙口存儲器。設(shè)計人員不必浪費(fèi)硅片面積,他們只需利用接口綜合,就能正確地將硬件資源與目標(biāo)接口的可用頻寬相匹配,還可透過直觀的用戶界面來改變約束條件,從一個接口切換到另一個接口。這種方法讓同樣的源代碼能用于各種目的,例如單口存儲器、流水?dāng)?shù)據(jù)或是復(fù)雜的先進(jìn)微控制器總線結(jié)構(gòu)(AMBA)總線。

      高級綜合工具必須有能力為目標(biāo)工藝和RTL綜合工具的關(guān)鍵值建立精確模型,讓設(shè)計人員在各種微架構(gòu)之間做出有效的取舍,這是高級綜合工具的基礎(chǔ)。Catapult C Synthesis利用與其搭配的Catapult C Library Builder工具,可以從帶有特定工藝庫的后續(xù)RTL綜合工具里收集詳細(xì)的特性數(shù)據(jù),這使得Catapult C Synthesis能夠準(zhǔn)確地分配硬件資源,同時迅速提供精確的面積、延時和吞吐量評估,不必花費(fèi)許多時間和精力去執(zhí)行整個RTL綜合,結(jié)果是在更少時間內(nèi)得到更高品質(zhì)的設(shè)計。Catapult C Library Builder工具還允許設(shè)計人員調(diào)整定制組件,包含存儲器、知識產(chǎn)權(quán)(IP)、DesignWare以及現(xiàn)有的RTL。


      下一篇: OIF和NPF兩大組織加快

      上一篇: EE Times發(fā)布EDA調(diào)研

      主站蜘蛛池模板: 亚洲国产精品成人综合色在线 | 亚洲丁香婷婷综合久久| 天天综合网色中文字幕| 97久久天天综合色天天综合色| 久久综合久久久久88| 久久亚洲伊人中字综合精品| 亚洲综合一区二区三区四区五区| 亚洲国产综合久久天堂| 五月天婷婷综合网| 国产综合精品女在线观看| 色悠久久久久久久综合网| 一本色道久久综合狠狠躁| 大香网伊人久久综合观看| 久久综合亚洲色HEZYO社区| 亚洲国产精品综合久久网络| 五月天综合色激情| 久久一日本道色综合久| 亚洲综合无码AV一区二区| 色噜噜狠狠狠狠色综合久不| 色综合久久中文综合网| 久久久久青草大香线综合精品| 狠狠做深爱婷婷综合一区| 五月天婷五月天综合网在线 | 国产日韩综合一区二区性色AV| 色狠狠成人综合色| 99久久综合精品国产| 久久精品亚洲综合一品| 国产综合一区二区在线观看| 狠狠人妻久久久久久综合| 成人亚洲综合天堂| 久久影视综合亚洲| 狠狠色婷婷七月色综合| 亚洲国产综合91精品麻豆| 中文字幕亚洲综合久久| 亚洲熟女综合一区二区三区| 狠狠色丁香久久婷婷综合蜜芽五月| 亚洲婷婷天堂在线综合| 色综合久久天天综合观看| 日韩亚洲综合精品国产| 狠狠色丁香婷婷综合精品视频| 婷婷五月综合色视频|