發布日期:2022-07-15 點擊率:45
Cadence設計系統公司最近宣布推出一種新型的驗證環境,這種驗證環境是針對Cadence Incisive Palladium加速/仿真系統而設計的。配上Incisive功能性驗證平臺,該環境包括為高度復雜的數百萬門片上系統設計的驗證提供的綜合環境。
該環境的功能包括:增強的基于事務(transaction)的驗證加速(TBA);帶知識產權(IP)的SpeedBridge驗證解決方案;與嵌入式軟件調試器的進一步整合;附加對多語言和多標準的支持等等。上述環境功能據稱提高了第一軟件和第一芯片設計成功的可能性。
據介紹,這種新型的Incisive TBA解決方案,是以標準化合作仿真模型接口(SCE-MI)為基礎,通過減少運行于工作站中的測試平臺testbench和仿真系統測試中的設計之間的通信,來提高Palladium系統的模擬加速性能。其運行特點包括:對各種長度信息的支持、更快速的流模式、transaction記錄能力和對定時和非定時testbench元件的支持。該解決方案同Incisive統一模擬器保持完全一致,可縮短開發時間,確保testbench及IP驗證模式的可重用性。
Cadence公司驗證加速部門高級副總裁兼總經理Christopher Tice表示,“這項全面、系統級設計和驗證方法涵蓋了事務級的抽象、加速和仿真。我們現在能夠為模擬加速用戶提供一個完整的流程,在這個流程中高性能事務級模型能夠被重新利用。對于那些在無線、多媒體和網絡領域內從事最為復雜片上系統設計的客戶來說,我們的新型縱向行業解決方案可以在原來Palladium系統已經存在的獨特功能上,提高驗證效率并減輕驗證工作量?!?
通過將總線接口解決方案、軟件應用、硬件仿真、真實數據連接、以及由外部測試儀產生激勵整合到一個完整環境中,芯片或整個系統在開發周期的較早時期就可以被全面驗證——這樣就減少了幾個月的驗證周期,從而使獲得高質量和一次通過芯片以及可靠軟件的機會提高。
目前,新的速度匹配橋(SpeedBridge)的解決方案包括PCI-Express橋(可支持多達16線)、具有連接“真實網絡”和第三方測試儀能力的多以太網橋 (10/100, 1GB and 10GB)以及加強型視頻橋(Video SpeedBridge)。USB SpeedBridge 解決方案將在2004年下半年上市。利用Palladium的連接動態目標系統的能力,多種軟件調試器可以與被仿真設計連接,從而允許系統運行時的硬件軟件的集成和調試的靈活性。
“使用Cadence公司的PCI Express橋和RGB橋的 SpeedBridges方案,我們能夠在設計交付之前完成對PCI-Express圖形處理器設計的仿真工作,同時并行開發與硬件相匹配的軟件,使我們的芯片投入商用之前就能夠同PCI-Express主板進行交互。 ” S3 Graphics公司工程部副總裁Michael Shiuan表示。
利用Incisive平臺的多語言功能,Palladium系統環境增加了對Verilog 2001(設計語言)和SystemC/SCV(SystemC驗證庫)(測試平臺語言)的支持。System Verilog將從2004年下半年分階段推出。