發(fā)布日期:2022-07-15 點(diǎn)擊率:74
AccelChIP公司日前表示,已率先開始提供用于Xilinx FPGA器件的定點(diǎn)線性代數(shù)知識(shí)產(chǎn)權(quán)(IP)內(nèi)核。AccelChip表示,其矩陣求逆和因數(shù)分解內(nèi)核通過Xilinx的第三方聯(lián)盟項(xiàng)目供應(yīng)。
AccelChip稱,這些內(nèi)核是業(yè)內(nèi)同類中首批直接實(shí)現(xiàn)線性代數(shù)的矩陣運(yùn)算,適于諸如傳感器陣列處理、全球定位、雷達(dá)/聲納、卡爾曼濾波和無線通信應(yīng)用等領(lǐng)域。
Xilinx公司DSP營銷總監(jiān)David Squires表示:“在Xilinx聯(lián)盟項(xiàng)目中增加AccelCore,有望節(jié)省數(shù)月的開發(fā)時(shí)間,不管設(shè)計(jì)輸入方法論是用基于線性代數(shù)的矩陣內(nèi)核,面向先進(jìn)的無線及信號(hào)處理應(yīng)用?!?/p>
首批AccelCore DSP IP的供應(yīng)將通過Xilinx聯(lián)盟項(xiàng)目提供,包括QR矩陣因數(shù)分解和求逆、Cholesky矩陣分解和倒置,以及單值分解(SVD)。每個(gè)AccelCore分別通過標(biāo)準(zhǔn)化的Xilinx SignOnce IP許可協(xié)議提供,該協(xié)議為客戶提供了單套許可條款,以從超過55家第三方IP供應(yīng)商獲得基于FPGA的IP內(nèi)核。