<rt id="m4md3"></rt>
  • <bdo id="m4md3"><meter id="m4md3"></meter></bdo>
  • <label id="m4md3"></label>
      <center id="m4md3"><optgroup id="m4md3"></optgroup></center>
      產品分類

      當前位置: 首頁 > 工業(yè)控制產品 > 運動控制 > 直線電機 > 直線感應電機

      類型分類:
      科普知識
      數(shù)據(jù)分類:
      直線感應電機

      這項技術將會成為提高3D NAND FLASH競爭力的關鍵

      發(fā)布日期:2022-04-18 點擊率:84


        Cellon Peripheral Circuit(以下簡稱Cell on Peri)構造由美光(Micron)與英特爾(Intel)陣營開發(fā),采用將3D NAND Flash晶胞(Cell)數(shù)組堆棧在外圍電路CMOS邏輯IC上的方式,以縮減采3D NAND Flash解決方案的芯片面積。DIGITIMES Research觀察,三星電子(Samsung Electronics)已提出類似此一構造的COP(Cell Over Peri)方案,將有利整合組件廠(Integrated Device Manufacturer;IDM)三星、東芝(Toshiba)提升其3D NAND Flash競爭力。

        然而,Cell on Peri構造將原先在不同制程制作的3D NAND Flash與邏輯電路結合于單一制程,雖有其優(yōu)點,但尚存諸多課題,包括相關產線與設備需延伸、擴大,將導致業(yè)者的資本支出增加,且3D NAND Flash經高溫制程后,恐因高溫而破壞下方CMOS電路,將影響良率。

        由于三星同時生產3D NAND Flash與邏輯電路,如Cell on Peri構造能克服良率與成本等問題,可望成為其爭取蘋果(Apple)應用處理器(Application Processor;AP)訂單的優(yōu)勢,而東芝半導體事業(yè)涵蓋3D NAND Flash與系統(tǒng)LSI,美光與英特爾陣營亦可結合雙方3D NAND Flash與CPU,運用Cell on Peri構造,有助其提升3D NAND Flash競爭力。

        另外,3D NAND Flash若引進Cell on Peri構造,由于在形成外圍區(qū)域后,需經過化學機械研磨(Chemical Mechanical Polishing;CMP)制程使之平坦化,才能于其上形成3D NAND Flash晶胞數(shù)組,將使得CMP制程的重要性提高。

        Cell on Peri構造有利采3D NAND Flash解決方案縮減芯片面積

        Cellon Peri系由美光與英特爾陣營所開發(fā),其與Peri under Cell是相同概念,意味先形成外圍(Peripheral)區(qū)域后,再堆棧晶胞,也就是運用將3D NAND Flash晶胞數(shù)組堆棧在外圍電路CMOS邏輯IC上的方式,縮減采3D NAND Flash解決方案的芯片面積。

        具體而言,Cell on Peri構造將字符線譯碼電路與感測放大器(Sense Amplifier)電路置于下層,且將3D NAND Flash晶胞數(shù)組置于上層。

        為此,Cell on Peri構造需增加約4層的金屬配線,其中2層金屬配線位在3D NAND Flash晶胞數(shù)組下方,用來鏈接上方3D NAND Flash晶胞數(shù)組及下方CMOS電路。

        至于另2層金屬配線,則在3D NAND Flash晶胞數(shù)組上方,分別為位線與電源總線(Bus)。

        美光與英特爾陣營于3D NAND Flash所開發(fā)的Cell on Peri構造

        這項技術將會成為提高3D NAND FLASH競爭力的關鍵

        數(shù)據(jù)源:美光、英特爾、南韓NH投資證券

        換個方式比喻,Cell on Peri構造如同將商店街設于住宅下方的住商混合大樓,有利于節(jié)省土地面積,反觀既有構造則如同住宅與商業(yè)用途各自分開的兩棟大樓,需較大土地面積。

        Cell on Peri構造有利采3D NAND Flash解決方案縮減芯片面積示意圖

        這項技術將會成為提高3D NAND FLASH競爭力的關鍵

        數(shù)據(jù)源:南韓NH投資證券

        由于外圍區(qū)域占整體3D NAND Flash約30%面積,將3D NAND Flash晶胞數(shù)組堆棧在外圍電路之上,有助于采用3D NAND Flash解決方案縮減芯片面積

      下一篇: PLC、DCS、FCS三大控

      上一篇: 索爾維全系列Solef?PV

      推薦產品

      更多
      主站蜘蛛池模板: 色综合久久一区二区三区| 亚洲国产综合精品中文第一区| 久久综合九色综合网站 | 国产精品亚洲综合一区| 色综合久久久无码中文字幕波多| 色综合久久综合中文小说| 国产成人精品综合在线观看| 狠狠狠色丁香婷婷综合久久五月| 亚洲综合无码精品一区二区三区 | 久久丁香五月天综合网| 亚洲av成人综合网| 久久久久综合中文字幕| 一本大道久久a久久精品综合| 精品久久久久久亚洲综合网| 国产成人综合日韩精品无码不卡| 婷婷综合另类小说色区| 色欲综合久久躁天天躁| 亚洲综合久久1区2区3区 | 久久久亚洲裙底偷窥综合| 一本色道久久88综合亚洲精品高清| 狠色狠色狠狠色综合久久| 亚洲色偷偷综合亚洲AV伊人蜜桃| 在线亚洲97se亚洲综合在线| 亚洲国产日韩综合久久精品| 日本久久综合久久综合| 亚洲国产日韩综合久久精品| 玖玖爱zh综合伊人久久| 一本色道久久88亚洲综合| 色偷偷亚洲第一综合网| 在线综合亚洲欧洲综合网站| 久久久综合亚洲色一区二区三区 | 亚洲精品第一国产综合境外资源 | 国产成人精品久久综合| 色偷偷91久久综合噜噜噜噜| 色视频综合无码一区二区三区| 亚洲av日韩综合一区二区三区| 亚洲综合久久一本伊伊区| 久久婷婷激情综合色综合俺也去| 精品无码综合一区| 亚洲综合伊人久久综合| 91综合久久婷婷久久|