<rt id="m4md3"></rt>
  • <bdo id="m4md3"><meter id="m4md3"></meter></bdo>
  • <label id="m4md3"></label>
      <center id="m4md3"><optgroup id="m4md3"></optgroup></center>
      產(chǎn)品分類

      當(dāng)前位置: 首頁 > 工業(yè)電氣產(chǎn)品 > 端子與連接器 > 線路板連接器 > FFC連接器

      類型分類:
      科普知識
      數(shù)據(jù)分類:
      FFC連接器

      開集極電路

      發(fā)布日期:2022-04-20 點(diǎn)擊率:35


      開集極電路(英語:Open Collector,俗稱“集電極開路門”或“OC門”),是一種集成電路的輸出裝置。OC門實(shí)際上只是一個NPN型三極管,并不輸出某一特定電壓值或電流值。OC門根據(jù)三極管基極所接的集成電路來決定(三極管發(fā)射極接地),通過三極管集電極,使其開路而輸出。而輸出設(shè)備若為場效應(yīng)晶體管(MOSFET),則稱之為漏極開路(英語:Open Drain,俗稱“OD門”),工作原理相仿。通過OC門這一裝置,能夠讓邏輯門輸出端的直接并聯(lián)使用。兩個OC門的并聯(lián),可以實(shí)現(xiàn)邏輯與的關(guān)系,稱為“線與”,但在輸出端口應(yīng)加一個上拉電阻與電源相連。

      這種配置的特性是,輸出側(cè)上拉電阻(pull-up resistor)連接的電壓不一定需要使用與輸入側(cè)IC同樣的電源(VCC),可以是用更低或更高的電壓來代替。因此,集電極開路電路有時用于連接不同工作電位、或用于外部電路需要更高電壓的場合。OC 的另一個優(yōu)點(diǎn)是多個 OC 輸出允許連接到同一條線上。從輸出端向里看,OC 引腳在輸出高電平時高阻、低電平時接地,因此如果所有的輸出都在高阻抗(即邏輯 1)狀態(tài),該線(以及下游的上拉電阻)將輸出一個高電壓的狀態(tài);但如果至少一個 OC 輸出處在低電平(即邏輯 0),那么它們會吸收電流、將輸出線拉到低電平。因此,集極開路設(shè)備通常用于連接多個器件的總線,前提是該總線的邏輯是同一時刻僅有單個設(shè)備輸出(負(fù)邏輯的)有效信號,例如MCS-51系列的寫使能(/WR 等)。這允許一個正在驅(qū)動總線的設(shè)備不會和其他不活動的設(shè)備互相干擾——如果不使用 OC 輸出,那么不活動(輸出低電平)的設(shè)備將試圖把總線電壓拉回低電平,造成不可預(yù)知的輸出。基于上面的優(yōu)點(diǎn),可以將幾個 OC 連接在一起形成“線與(wired AND)”(正邏輯,即高電平代表真)或“線或(wired OR)”(負(fù)邏輯,低電平代表真)。線或的原理可通過簡單的分析得知,也可由德摩根定律證明。OC 唯一的問題就是功率耗損。因?yàn)檫@樣的配置往往需要較高的電流才能正確的工作,即使在關(guān)閉的狀態(tài),也通常會有幾個 nA 的泄漏電流,更不用說輸出側(cè)上拉電阻所帶來的損耗。

      上拉就是將不確定的信號通過一個電阻鉗位在高電平,電阻同時起限流作用。下拉同理,也是將不確定的信號通過一個電阻鉗位在低電平。上拉是對器件輸入電流,下拉是輸出電流;強(qiáng)弱只是上拉電阻的阻值不同,沒有什么嚴(yán)格區(qū)分;對于非集電極(或漏極)開路輸出型電路(如普通門電路)提供電流和電壓的能力是有限的,上拉電阻的功能主要是為集電極開路輸出型電路輸出電流通道。

      1、當(dāng)TTL電路驅(qū)動CMOS電路時,如果電路輸出的高電平低于CMOS電路的最低高電平(一般為3.5V), 這時就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。2、OC門電路必須使用上拉電阻,以提高輸出的高電平值。3、為增強(qiáng)輸出引腳的驅(qū)動能力,有的單片機(jī)管腳上也常使用上拉電阻。4、在CMOS芯片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻以降低輸入阻抗, 提供泄荷通路。5、芯片的管腳加上拉電阻來提高輸出電平,從而提高芯片輸入信號的噪聲容限,增強(qiáng)抗干擾能力。6、提高總線的抗電磁干擾能力,管腳懸空就比較容易接受外界的電磁干擾。7、長線傳輸中電阻不匹配容易引起反射波干擾,加上、下拉電阻是電阻匹配,有效的抑制反射波干擾。

      就是從電源高電平引出的電阻接到輸出端。1、如果電平用OC(集電極開路,TTL)或OD(漏極開路,CMOS)輸出,那么不用上拉電阻是不能工作的, 這個很容易理解,管子沒有電源就不能輸出高電平了。2、如果輸出電流比較大,輸出的電平就會降低(電路中已經(jīng)有了一個上拉電阻,但是電阻太大,壓降太高),就可以用上拉電阻提供電流分量, 把電平“拉高”。(就是并一個電阻在IC內(nèi)部的上拉電阻上,這時總電阻減小,總電流增大)。當(dāng)然管子按需要工作在線性范圍的上拉電阻不能太小。當(dāng)然也會用這個方式來實(shí)現(xiàn)門電路電平的匹配。


      下一篇: PLC、DCS、FCS三大控

      上一篇: I/O設(shè)備概述

      推薦產(chǎn)品

      更多
      主站蜘蛛池模板: 青青热久久久久综合精品| 久久久久久综合网天天| 久久影院综合精品| 久久婷婷五月综合97色一本一本 | 亚洲综合色婷婷在线观看| 色综合天天综合网站中国| 精品综合久久久久久99| 亚洲综合精品网站在线观看| 久久综合久久久久| 狠狠做深爱婷婷久久综合一区| 久久综合视频网站| 伊人色综合一区二区三区影院视频 | 麻豆精品久久精品色综合| 国产精品天天影视久久综合网| 狠狠色综合TV久久久久久| 图图资源网亚洲综合网站| 国产成人亚洲综合| 色婷婷久久综合中文网站| 天天干天天色综合| 亚洲人成依人成综合网| 国内精品综合久久久40p| 狠狠做深爱婷婷久久综合一区| 激情综合亚洲色婷婷五月| 久久精品国产9久久综合| 狠狠做深爱婷婷综合一区| 成人伊人青草久久综合网破解版| 青青青伊人色综合久久| 国产亚洲综合色就色| 国产色婷婷五月精品综合在线| 亚洲国产成人久久综合一区77| 天天色天天操综合网| 国产成人亚综合91精品首页| 伊人色综合久久天天| 国产性天天综合网| 婷婷五月六月激情综合色中文字幕 | 久久综合偷偷噜噜噜色| 色综合天天综一个色天天综合网| 久久香蕉综合色一综合色88| 天天爽天天狠久久久综合麻豆| 久久婷婷丁香五月综合五| 色久综合网精品一区二区|