<rt id="m4md3"></rt>
  • <bdo id="m4md3"><meter id="m4md3"></meter></bdo>
  • <label id="m4md3"></label>
      <center id="m4md3"><optgroup id="m4md3"></optgroup></center>
      產品分類

      當前位置: 首頁 > 工業電子產品 > 其他電子產品 > 開發板,套件,編程器 > 套件

      類型分類:
      科普知識
      數據分類:
      套件

      Lattice發布新款混合信號軟件設計開發套件,助力汽車電子設計開發

      發布日期:2022-10-09 點擊率:99

      Lattice Semiconductor近日推出 PAC-設計軟件開發套件版。該開發套現可支持Lattice的AECQ100認證汽車電源管理II (LA-ispPAC-POWR1014/A)器件的設計開發。PAC-設計開發套件還可支持所有電源管理器件和isp時鐘混合信號器件的設計和驗證,操作簡單、直觀。


      Lattice 銷售副總Stan Kopec表示,現今的汽車設計采用先進的CPU、FPGA和ASIC,可以增多板上電源的數量。通過使用Lattice的PAC設計開發套件,設計人員可以快速地執行和改良用于控制和監控這些不同電源的電源管理算法。采用多個老款器件的較傳統設計而言,這種針對具體板的功率管理設計更精確,占電路板的空間更小,成本更低。


      PAC設計軟件的優點


      常見的基于電路板的電源管理功能包括熱插拔控制、電壓監控、電源排序和reset功能。為了確保電路板的可靠性,所有安裝在電路板上的電源必須通過電源管理算法排序和監控。通常,電源管理算法可以在板子調試過程中變更和改良以滿足不可預知的器件上電行為(power-up)。傳統的解決方案為硬件聯機式,如果要做變動的話,需要板上重新布置引腳(re-spin),成本較高。Lattice公司推出的基于Windows的PAC設計開發套件可以在數分鐘內完成Power Manager II器件的電源管理算法的變更。


      同樣,在板子調試期間時鐘網絡設計也會要進行時序的調節。Lattice ispClock器件支持在系統可編程機制。設計人員通過使用PAC開發設計軟件可以精確地改變每個時鐘網絡的時鐘延遲。通常,板上時鐘信號信道的不一致會導致延遲,要修正時鐘延遲要采用耗時、高成本的板上引腳重置(re-spin)。通過采用PAC設計軟件,只需簡單地對ispClock器件重新編程即可調整時鐘網絡延遲 。


      這款最新版本的PAC開發軟件可從免費下載。




      下一篇: PLC、DCS、FCS三大控

      上一篇: 應對CAN總線系統設計

      推薦產品

      更多
      主站蜘蛛池模板: 伊人久久大香线焦AV综合影院 | 久久久久青草线蕉综合超碰| 91精品国产91久久综合| 激情综合色五月六月婷婷| 国产精品亚洲综合| 伊人久久大香线蕉综合影 | 久久综合狠狠综合久久综合88| 亚洲综合在线成人一区| 国产综合无码一区二区色蜜蜜| 国产在线五月综合婷婷| 欧洲亚洲综合一区二区三区| 国产AV综合影院| 五月天激情综合网丁香婷婷| 色欲综合一区二区三区| 国产成人综合亚洲亚洲国产第一页 | 一本一道久久a久久精品综合 | 久久综合综合久久综合| 国产精品国产色综合色| 色综合久久天天影视网| 狼狼综合久久久久综合网| 久久婷婷五月综合成人D啪| 天堂无码久久综合东京热| 色欲人妻综合AAAAAAAA网| 久久久久AV综合网成人| 久久婷婷五月综合国产尤物app| 久久99亚洲综合精品首页| 国产精品综合视频| 五月婷婷久久综合| 色婷婷色综合激情国产日韩| 婷婷综合久久中文字幕蜜桃三| 色综合无码AV网站| 国产成人综合久久| 国产激情电影综合在线看 | 色噜噜狠狠狠狠色综合久一| 色偷偷亚洲第一综合| 热综合一本伊人久久精品 | 亚洲欧美国产国产综合一区| 国产精品综合一区二区三区| 中文字幕亚洲综合久久菠萝蜜| 久久综合五月丁香久久激情| 色欲香天天天综合网站|