發布日期:2022-10-18 點擊率:85
什么是電磁兼容
電磁兼容性(EMC)是指設備或系統在其電磁環境中符合要求運行并不對其環境中的任何設備產生無法忍受的電磁干擾的能力。因此,EMC包括兩個方面的要求:一方面是指設備在正常運行過程中對所在環境產生的電磁干擾不能超過一定的限值;另一方面是指器具對所在環境中存在的電磁干擾具有一定程度的抗擾度,即電磁敏感性。
電磁兼容的主要研究對象
提高電磁兼容性的措施
電磁兼容性設計的基本原理
1.接地
接地是電子設備的一個很重要問題。接地目的有三個:
因此,接地是抑制噪聲防止干擾的主要方法。接地可以理解為一個等電位點或等電位面,是電路或系統的基準電位,但不一定為大地電位。為了防止雷擊可能造成的損壞和工作人員的人身安全,電子設備的機殼和機房的金屬構件等,必須與大地相連接,而且接地電阻一般要很小,不能超過規定值。
電路的接地方式基本上有三類,即單點接地、多點接地和混合接地。單點接地是指在一個線路中,只有一個物理點被定義為接地參考點。其它各個需要接地的點都直接接到這一點上。多點接地是指某一個系統中各個接地點都直接接到距它最近的接地平面上,以使接地引線的長度最短。接地平面,可以是設備的底板,也可以是貫通整個系統的地導線,在比較大的系統中,還可以是設備的結構框架等等。
混合接地是將那些只需高頻接地點,利用旁路電容和接地平面連接起來。但應盡量防止出現旁路電容和引線電感構成的諧振現象。
2.屏面
屏蔽就是對兩個空間區域之間進行金屬的隔離,以控制電場、磁場和電磁波由一個區域對另一個區域的感應和輻射。具體講,就是用屏蔽體將元部件、電路、組合件、電纜或整個系統的干擾源包圍起來,防止干擾電磁場向外擴散;用屏蔽體將接收電路、設備或系統包圍起來,防止它們受到外界電磁場的影響。
因為屏蔽體對來自導線、電纜、元部件、電路或系統等外部的干擾電磁波和內部電磁波均起著吸收能量(渦流損耗)、反射能量(電磁波在屏蔽體上的界面反射)和抵消能量(電磁感應在屏蔽層上產生反向電磁場,可抵消部分干擾電磁波)的作用,所以屏蔽體具有減弱干擾的功能。
屏蔽體材料選擇的原則是:
3.其它抑制干擾方法
濾波是抑制和防止干擾的一項重要措施。
濾波器可以顯著地減小傳導干擾的電平,因為干擾頻譜成份不等于有用信號的頻率,濾波器對于這些與有用信號頻率不同的成份有良好的抑制能力,從而起到其它干擾抑制難以起到的作用。所以,采用濾波網絡無論是抑制干擾源和消除干擾耦合,或是增強接收設備的抗干擾能力,都是有力措施。用阻容和感容去耦網絡能把電路與電源隔離開,消除電路之間的耦合,并避免干擾信號進入電路。對高頻電路可采用兩個電容器和一個電感器(高頻扼流圈)組成的CLCMπ型濾波器。濾波器的種類很多,選擇適當的濾波器能消除不希望的耦合。
實用的無源元件并不是“理想”的,其特性與理想的特性是有差異的。實用的元件本身可能就是一個干擾源,因此正確選用無源元件非常重要。有時也可以利用元件具有的特性進行抑制和防止干擾。
有時候采用屏蔽后仍不能滿足抑制和防止干擾的要求,可以結合屏蔽,采取平衡措施等電路技術。平衡電路是指雙線電路中的兩根導線與連接到這兩根導線的所有電路,對地或對其它導線都具有相同的阻抗。其目的在于使兩根導線所檢拾到的干擾信號相等。這時的干擾噪聲是一個共態信號,可在負載上自行消失。另外,還可采用其它一些電路技術,例如接點網絡,整形電路,積分電路和選通電路等等。總之,采用電路技術也是抑制和防止干擾的重要措施。
電磁兼容性設計
1、電磁兼容的分層設計原則
這主要是按照電磁兼容設計的先后順序來考慮的,從先到后可分為以下幾層:
2、保證電磁兼容的方法
主要根據構成干擾的三要素從下幾方面來保證電磁兼容。
2.1在不同等級上保證電磁兼容
1)從元器件級上來說,當是無源元件時,考慮
2)從設備級上來說,主要是保證減少對敏感設備的耦合,可考慮
3)從系統級上來說,主要是靠組織或系統工程的方法來保證,因為有可能在單個設備上的電磁兼容得到了改善,但同時卻影響了其它設備的工作條件,使得其它設備的性能指標變壞,此時需要從系統上折中考慮,另外,重要的一點是電磁兼容設計必須得到系統總體設計的高度重視。
2.2減小導線之間的耦合
主要是從增大導線之間的距離,使用屏蔽,使用雙絞線或使用屏蔽加雙絞這幾個方面來考慮。
2.3接地
主要應考慮
2.4屏蔽
當是低頻磁場時,主要考慮磁屏蔽,當屏蔽層越厚,材料導電率越高,屏蔽效能越好;當是高頻磁場、電場或電磁場時,主要考慮用薄金屬屏蔽并良好接地。另一個值得注意的是在線纜制作時,要求電纜屏蔽層和連接器插頭的金屬外殼要有?360度的完整搭接,不能出現“豬尾巴”現象,否則效果大大打折扣。
2.5濾波
主要考慮
2.6電子設備的空間位置
由于各種電子設備的接收特性以及干擾源設備的輻射特性都具有一定的方向性和一定的作用距離,可以利用這些特性適當安排電子設備在設備空間中的位置以避免干擾和被干擾,即注意確定電子設備之間的空間距離和位置的格局。
3、PCB設計技術
除了元器件的選擇和電路設計外,良好的印制板(PCB)布線在電磁兼容設計中也是一個非常重要的因素。既然PCB是系統的固有成分,在PCB布線中增強電磁兼容性不會給產品的最終完成帶來附加費用,從這一點來說也是非常經濟的。
3.1注意電磁兼容設計的帶寬
在EMC中,除了基本頻率外,還需考慮諧波因素,通常取十倍頻,但在數字電路中卻有些不同,比如在時鐘電路和邏輯門電路中,輻射帶寬與數字信號的上升沿或下降沿有關系,而不是數字信號的重復周期,其關系為:rtF?/1max,其中rt是脈沖的上升沿時間。例如,典型時鐘驅動的邊沿速率是2ns,此時,maxF≈160MHz,再考慮十倍頻,則此時鐘電路可能產生直到1.6GHz的輻射帶寬。所以在選擇器件時要選擇慢速的邏輯器件系列,因為器件對電磁輻射貢獻的大小與工作頻率無直接關系而只取決于邊沿速率(這和從電路功能設計上選擇快速器件是矛盾的,在電路設計時需要折中考慮)。還有從器件的抗擾能力上來說,CMOS器件是最好的,因為它的噪聲容限高。從封裝上來說,BGA是最好的,因為它的引線很短。脈沖信號的頻譜如圖3所示。
3.2注意用于PCB電磁兼容設計的電路與電路原理圖不同
主要是由于PCB的電路原理圖沒有考慮電路中元件及PCB線條的分布參數,如分布電感,分布電容,分布互感,分布互電容以及傳輸延遲等項。例如導線在高頻時等效于電感和電阻的串聯。開關速度越高,對負載阻抗的要求就越高,要求時鐘驅動器的輸出阻抗必須等于時鐘線條的波阻抗,通常時鐘驅動器都要加串聯電阻,經驗值一般為10~30Ω。
3.3注意PCB布線原則
根據工程實際經驗,采用20-H規則后會大大提高PCB的自激頻率。
3.4注意確定PCB布線層數
首先在設計中要有一個重要的概念,就是每個布線層最好與實平面(電源或接地)相鄰。原則:
以下是常見的PCB層設計,供參考(S表示信號層,G表示地層,P表示電源層)。
3.5注意PCB接地設計
3.6注意PCB中電容的設計
EMC中的電容可分為退耦電容,旁路電容,和容納電容。退耦電容主要是用來濾除高頻器件在電源板上引起的輻射電流,為器件提供一個局域化的直流,還能減低印制電路中的電流沖擊的峰值,通常陶瓷電容被用來作為退耦電容,其值取決于最快信號的上升時間和下降時間例如,對于33MHz的時鐘信號,可以使用4.7uF到100uF的電容,對于100MHz的時鐘信號,可以使用10uF的電容;另外,工程上也要考慮ESR對退耦能力的影響,一般選擇ESR值低于1歐姆的電容。旁路電容能消除高頻輻射噪聲,通常鋁電解電容和鉭電容比較適合做旁路電容,其電容值取決于PCB板上的瞬態電流要求,一般在10-470uF范圍內,若PCB板上有許多集成電路,高速開關電路和具有長引線的電源,則應選擇大容量的電容。容納電容是用來解決開關器件工作時電源電壓會發生突降的問題。
總之,選擇電容時,不但應該選擇溫度系數好的,還要選擇等效串聯電感小的(小于10nH)和等效串聯電阻小的(小于0.5Ω)電容。從材質上說,低于50MHz時一般選擇Z5U材質,它性能穩定,介電常數大,電容容量大,大于50MHz時一般選擇NPO材質,它介電常數小。通常工程上的實際做法是一大一小(指電容值)兩個電容并聯使用。
3.7注意PCB過孔的設計
在布線時盡量少穿過孔,因為過孔阻抗和線阻抗不一樣,存在阻抗突變,從而產生駐波使信號變壞,容易形成輻射,尤其是在時鐘需要穿層時,要做技術處理,時鐘線跨層時的處理如圖6所示。
來源:濾波器
下一篇: PLC、DCS、FCS三大控
上一篇: 干貨 | 射頻電路4大基